内容简介:清华可重构神经网络计算芯片重大进展,突破计算和访存的瓶颈
【新智元导读】 在日本京都举办的 2017 VLSI国际研讨会上,清华大学微纳电子系魏少军教授团队发表了题为 “A 1.06-to-5.09 TOPS/W Reconfigurable Hybrid-Neural-Network Processor for Deep Learning Applications”的学术论文,第一作者尹首一副教授在会上详细介绍了该团队在人工智能芯片领域取得的重大进展。尹首一副教授领衔研究和设计了可重构多模态混合神经计算芯片(代号Thinker)。Thinker芯片基于该团队长期积累的可重构计算芯片技术,采用可重构架构和电路技术,突破了神经网络计算和访存的瓶颈,实现了高能效多模态混合神经网络计算。
6月6日,清华大学微纳电子系魏少军教授团队在日本京都举办的2017 VLSI Symposia on Technology and Circuits(简称VLSI国际研讨会)发表了题为 “A 1.06-to-5.09 TOPS/W Reconfigurable Hybrid-Neural-Network Processor for Deep Learning Applications”的学术论文。第一作者尹首一副教授在会上详细介绍了该团队在人工智能芯片领域取得的重大进展。这是清华大学微纳电子系首次作为第一作者单位在该国际会议上发表论文。
在人工智能日益火热的今天,现有的通用计算平台(CPU、GPU和FPGA等)难以实现高能效的神经网络计算,探索新型神经网络计算芯片架构成为研究热点和学科前沿。过去几年,尹首一副教授针对这一前沿课题,领衔研究和设计了可重构多模态混合神经计算芯片(代号Thinker)。Thinker芯片基于该团队长期积累的可重构计算芯片技术,采用可重构架构和电路技术,突破了神经网络计算和访存的瓶颈,实现了高能效多模态混合神经网络计算。Thinker芯片具有高能效的突出优点,其能量效率相比目前在深度学习中广泛使用的GPU提升了三个数量级。Thinker芯片支持电路级编程和重构,是一个通用的神经网络计算平台,可广泛应用于机器人、无人机、智能汽车、智慧家居、安防监控和消费电子等领域。
Thinker芯片的显微照片
Thinker芯片的技术指标
VLSI国际研讨会始于1987年,是全球先进半导体与集成电路的学术盛会,是国际微电子领域的顶级会议,与ISSCC和IEDM并称微电子技术领域的“奥林匹克盛会”。VLSI国际研讨会只接收极具应用前景的创新性研究成果,Intel、IBM等公司的许多核心技术大都选择在VLSI国际研讨会上首次披露。本次会议上,IBM就首次披露了5纳米集成电路制造工艺。
以上所述就是小编给大家介绍的《清华可重构神经网络计算芯片重大进展,突破计算和访存的瓶颈》,希望对大家有所帮助,如果大家有任何疑问请给我留言,小编会及时回复大家的。在此也非常感谢大家对 码农网 的支持!
猜你喜欢:- 《常用算法之智能计算 (二) 》:神经网络计算
- 光神经网络,正在照亮智能计算的未来
- 手工计算神经网络第三期:数据读取与完成训练
- 下一代计算架构革命,从“全光学神经网络”开始
- 当量子计算遇上神经网络与深度学习,QNN初探( Quantum Neural Networks),David 9的量子计算系列#1
- 北大、微软提出NGra:高效大规模图神经网络计算
本站部分资源来源于网络,本站转载出于传递更多信息之目的,版权归原作者或者来源机构所有,如转载稿涉及版权问题,请联系我们。
图解服务器端网络架构
[日] 宫田宽士 / 曾薇薇 / 人民邮电出版社 / 2015-4 / 79.00元
本书以图配文,详细说明了服务器端网络架构的基础技术和设计要点。基础设计是服务器端网络架构最重要的一个阶段。本书就立足于基础设计的设计细分项目,详细介绍各细分项目的相关技术和设计要点。全书共分为5章,分别讲述进行物理设计、逻辑设计、安全设计和负载均衡设计、高可用性设计以及管理设计时所必需的技术和设计要点。一起来看看 《图解服务器端网络架构》 这本书的介绍吧!